• I/O 100tqfp Ic Fpga 79 реле LCMXO2-1200HC-5TG100C общецелевой
I/O 100tqfp Ic Fpga 79 реле LCMXO2-1200HC-5TG100C общецелевой

I/O 100tqfp Ic Fpga 79 реле LCMXO2-1200HC-5TG100C общецелевой

Подробная информация о продукте:

Место происхождения: первоначальный
Фирменное наименование: original
Сертификация: original
Номер модели: LCMXO2-1200HC-5TG100C

Оплата и доставка Условия:

Количество мин заказа: 1
Цена: negotiation
Упаковывая детали: Коробка коробки
Время доставки: дни 1-3working
Условия оплаты: T/T, L/C
Поставка способности: 100 000
Лучшая цена контакт

Подробная информация

Серия: MachXO2 упаковка: Поднос
Состояние продукта: Активный Digi-ключ Programmable: Не подтверженный
Количество лабораторий/CLBs: 160 Количество элементов логики/клеток: 1280
Полные биты RAM: 65536 Номер I/O: 79

Характер продукции

I/O 100tqfp Ic Fpga 79 реле LCMXO2-1200HC-5TG100C общецелевой
 

Вентильная матрица поля MachXO2 Programmable (FPGA) IC 79 65536 1280 100-LQFP

 

Спецификации LCMXO2-1200HC-5TG100C

 

ТИП ОПИСАНИЕ
Категория Интегральные схемаы (ICs)
Врезанный
FPGAs (вентильная матрица поля Programmable)
Mfr Решетка Полупроводник Корпорация
Серия MachXO2
Пакет Поднос
Состояние продукта Активный
Digi-ключ Programmable Не подтверженный
Количество лабораторий/CLBs 160
Количество элементов логики/клеток 1280
Полные биты RAM 65536
Номер I/O 79
Напряжение тока - поставка 2.375V | 3.465V
Устанавливать тип Поверхностный держатель
Рабочая температура 0°C | 85°C (TJ)
Пакет/случай 100-LQFP
Пакет прибора поставщика 100-TQFP (14x14)
Низкопробный номер продукта LCMXO2-1200

 

Особенности LCMXO2-1200HC-5TG100C

 

• 6 приборов с 256 до 6864 LUT4s и 18 до 334 I/Os

Ультра приборы низкой мощности

• Предварительный процесс низкой мощности 65 nm

• Как низкий как сила 22 µW резервная

• Programmable низкое качание дифференциальное I/Os

• Резервный режим и другие варианты энергосбережения

Врезанная и распределенная память

• RAM блока до 240 kbits врезанный sysMEM™

• До 54 RAM распределенный kbits

• Преданная логика управлением FIFO

Флэш-память потребителя На-обломока

• До 256 kbits флэш-памяти потребителя

• 100 000 пишут циклы

• Доступные сквозные интерфейсы ДУЖКИ, SPI, I2 c и JTAG

• Смогите быть использовано как мягкий ВЫПУСКНОЙ ВЕЧЕР процессора или как флэш-память

Пре-проектированный I/O источника одновременный

• Регистры ГДР в клетках I/O

• Преданная зацепляя логика

• Передача 7:1 для дисплея I/Os

• Родовая ГДР, DDRX2, DDRX4

• Преданная память DDR/DDR2/LPDDR с поддержкой DQS

Высокая эффективность, гибкий буфер I/O

• Programmable буфер sysIO™ поддерживает широкий диапазон интерфейсов:

– LVCMOS 3.3/2.5/1.8/1.5/1.2

– LVTTL

– PCI

– LVDS, автобус-LVDS, MLVDS, RSDS, LVPECL

– SSTL 25/18

– HSTL 18

– Входные сигналы пуска Schmitt, до 0,5 гистерезиса v

• Socketing поддержки I/Os горячий

• прекращение На-обломока дифференциальное

• Programmable тяга-вверх или опрокинутый режим

Гибкий хронометрировать На-обломока

• 8 основных часов

• До 2 часа края для высокоскоростных интерфейсов I/O (верхние и нижние стороны единственные)

• До 2 сетноое-аналогов PLLs в прибор с частичным-n синтезом частоты

– Широкий диапазон изменения частот входного сигнала (7 MHz к 400 MHz)

Слаболетучий, бесконечно Reconfigurable

• Немедленн-на – силах вверх в микросекундах

• Одно-обломок, безопасное решение

• Programmable сквозные JTAG, SPI или I2 c

• Программирование предпосылки поддержек non-vola? память плитки

• Опционная двойная загрузка с внешней памятью SPI

Повторный переход TransFR™

• Обновление логики инфилда пока система работает

Увеличенная поддержка системного уровня

• На-обломок затвердел функции: SPI, I2 c, счетчик отметчика времени

• генератор На-обломока с точностью 5,5%

• Уникальное TraceID для отслеживать системы

• Один режим времени Programmable (OTP)

• Одиночное электропитание с выдвинутым рабочим диапазоном

• Развертка границы стандарта 1149,1 IEEE

• Программирование в-системы IEEE 1532 уступчивое

Широкий ряд вариантов пакета

• TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, варианты пакета QFN

• Небольшие варианты пакета следа ноги

– Как небольшой как 2,5 mm x 2,5 mm

• Миграция плотности поддержала

• Предварительная свободная от галоид упаковка

 

Обзор архитектуры LCMXO2-1200HC-5TG100C
 
Архитектура семьи MachXO2 содержит массив блоков логики окруженных Programmable I/O (PIO). Более большие приборы плотности логики в этой семье имеют sysCLOCK™ PLLs и блоки врезанного sysMEM RAM блока (EBRs). Диаграмма 2-1 и диаграмма шоу 2-2 блок-схемы различных членов семьи.
 

Классификации экологических & экспорта LCMXO2-1200HC-5TG100C

 

АТРИБУТ ОПИСАНИЕ
Состояние RoHS ROHS3 уступчивое
Уровень чувствительности влаги (MSL) 3 (168 часов)
Состояние ДОСТИГАЕМОСТИ ДОСТИГНИТЕ без изменений
ECCN EAR99
HTSUS 8542.39.0001
 
I/O 100tqfp Ic Fpga 79 реле LCMXO2-1200HC-5TG100C общецелевой 0

 

 

Хотите узнать больше подробностей об этом продукте
Мне интересно I/O 100tqfp Ic Fpga 79 реле LCMXO2-1200HC-5TG100C общецелевой не могли бы вы прислать мне более подробную информацию, такую ​​как тип, размер, количество, материал и т. д.
Спасибо!
Жду твоего ответа.