Mpu Sitara 1.0ghz 324nfbga Ic модуля AM3352BZCZA100 беспроводной Rf
Подробная информация о продукте:
Место происхождения: | первоначальный |
Фирменное наименование: | original |
Сертификация: | original |
Номер модели: | AM3352BZCZA100 |
Оплата и доставка Условия:
Количество мин заказа: | 1 |
---|---|
Цена: | negotiation |
Упаковывая детали: | Коробка коробки |
Время доставки: | дни 1-3working |
Условия оплаты: | T/T, L/C |
Поставка способности: | 100 000 |
Подробная информация |
|||
Mfr: | Texas Instruments | Серия: | Sitara™ |
---|---|---|---|
упаковка: | Поднос | Состояние продукта: | Активный |
Процессор ядра: | ARM® Cortex®-A8 | Номер ядров/ширины автобуса: | 1 ядр, трицатидвухразрядное |
Скорость: | 1,0 ГГц | Co-Processors/DSP: | Мультимедиа; НЕОН™ SIMD |
Характер продукции
Mpu Sitara 1.0ghz 324nfbga Ic модуля AM3352BZCZA100 беспроводной Rf
Микропроцессор IC Sitara™ ARM® Cortex®-A8 1 ядр, трицатидвухразрядное 1.0GHz 324-NFBGA (15x15)
Спецификации AM3352BZCZA100
ТИП | ОПИСАНИЕ |
Категория | Интегральные схемаы (ICs) |
Врезанный | |
Микропроцессоры | |
Mfr | Texas Instruments |
Серия | Sitara™ |
Пакет | Поднос |
Состояние продукта | Активный |
Процессор ядра | ARM® Cortex®-A8 |
Номер ядров/ширины автобуса | 1 ядр, трицатидвухразрядное |
Скорость | 1.0GHz |
Co-Processors/DSP | Мультимедиа; NEON™ SIMD |
Регуляторы RAM | LPDDR, DDR2, DDR3, DDR3L |
Ускорение графиков | Да |
Регуляторы дисплея & интерфейса | LCD, сенсорный экран |
Локальные сети | 10/100/1000Mbps (2) |
SATA | - |
USB | USB 2,0 + PHY (2) |
Напряжение тока - I/O | 1.8V, 3.3V |
Рабочая температура | -40°C | 105°C (TJ) |
Признаки безопасности | Тайнопись, произвольно-пронумерованный генератор |
Устанавливать тип | Поверхностный держатель |
Пакет/случай | 324-LFBGA |
Пакет прибора поставщика | 324-NFBGA (15x15) |
Дополнительные интерфейсы | КОНСЕРВНАЯ БАНКА, я ² c, McASP, McSPI, MMC/SD/SDIO, UART |
Низкопробный номер продукта | AM3352 |
Особенности AM3352BZCZA100
• До 1-GHz Sitara™ ARM® Cortex® - сдержанного‑ A8 32 процессор RISC
– Сопроцессор NEON™ SIMD
– 32KB инструкции L1 и 32KB тайника данных с обнаружением единичной ошибки (равенство)
– 256KB тайника L2 с корректирующим кодом ошибки (ECC)
– 176KB ROM ботинка На-обломока
– 64KB преданного RAM
– Эмулирование и отлаживать - JTAG
– Регулятор прерывания (до 128 запросов прерывания)
• Память На-обломока (, который делят RAM L3)
– 64KB общецелевого RAM регулятора памяти На-обломока (OCMC)
– Доступный для всех мастеров
– Поддерживает удерживание для быстрого пробуждения
• Внешние интерфейсы памяти (EMIF)
– mDDR (LPDDR), DDR2, DDR3, регулятор DDR3L:
– mDDR: часы 200-MHz (тариф данных 400-MHz)
– DDR2: часы 266-MHz (тариф данных 532-MHz)
– DDR3: часы 400-MHz (тариф данных 800-MHz)
– DDR3L: часы 400-MHz (тариф данных 800-MHz)
– шестнадцатиразрядная шина данных
– 1GB полного Addressable космоса
– Поддерживает одно x16 или 2 конфигурации запоминающего устройства x8
– Общецелевой регулятор памяти (GPMC)
– Гибкий 8-разрядный и шестнадцатиразрядный асинхронный интерфейс памяти с обломоком до 7 выбирает (NAND, НИ, Muxed-НИ, SRAM)
– Использует код BCH для того чтобы поддержать 4, 8, или шестнадцатиразрядных ECC
– Использует код Hamming для того чтобы поддержать ECC 1-Bit
– Модуль локатора ошибки (ВЯЗ)
– Использованный совместно с GPMC для того чтобы обнаружить местонахождение адреса ошибок в данных от полиномов синдрома произведенных используя алгоритм BCH
– Поддержки 4, 8, и шестнадцатиразрядное в положение ошибки блока 512-Byte основанное на алгоритмах BCH
• Programmable подсистема блока реального времени и промышленная подсистема связи (PRU-ICSS)
– Протоколы поддержек как EtherCAT
• PROFIBUS, PROFINET, EtherNet/IP™, и больше
– 2 Programmable блока реального времени (PRUs)
– трицатидвухразрядный процессор нагрузки/магазина RISC способный на бежать на 200 MHz
– 8KB RAM инструкции с обнаружением единичной ошибки (равенство)
– 8KB RAM данных с обнаружением единичной ошибки (равенство)
– Множитель Одно-цикла трицатидвухразрядный с 64-разрядным аккумулятором
– Увеличенный модуль GPIO обеспечивает ShiftIn/из поддержки и параллельной защелки на внешнем сигнале
– 12KB, который делят RAM с обнаружением единичной ошибки (равенство)
– 3 банка регистра 120-Byte доступного каждым PRU
– Регулятор прерывания (INTC) для событий входного сигнала системы управления
– Местный автобус соединения для соединять внутренних и внешних мастеров с ресурсами внутри PRU-ICSS
– Peripherals внутри PRU-ICSS:
– Один порт UART со штырями регулирования потока, поддержками до 12 Mbps
– Один увеличенный модуль захвата (eCAP)
– 2 порта сети стандарта Ethernet MII который поддерживают промышленные локальные сети, как EtherCAT
– Один порт MDIO
• Сила, возврат, и модуль управления часов (PRCM)
– Контролирует вход и выход режимов резервных и Глубок-сна
– Ответственный за сон Sequencing, переключатель- домена силы Sequencing, будильника Sequencing, и домен силы Переключател-на Sequencing
– Часы
– Интегрированные 15 - к генератору высокой частоты 35-MHz используемому для генерации часов ссылки для различной системы и периферийных часов
– Поддерживает индивидуальные часы позвольте и выведите контроль из строя для подсистем и Peripherals облегчить уменьшенный расход энергии
– 5 ADPLLs для генерации системных часов (подсистемы MPU, интерфейса ГДР, USB и Peripherals [MMC и SD, UART, SPI, I 2C], L3, L4, локальных сетей, пиксела GFX [SGX530], LCD часы)
Применения AM3352BZCZA100
• Peripherals игры
• Домашняя и промышленная автоматизация
• Приборы потребителя медицинские
• Принтеры
• Умные системы пошлины
• Соединенные автоматы
• Веся масштабы
• Воспитательные консоли
• Предварительные игрушки
Классификации экологических & экспорта AM3352BZCZA100
АТРИБУТ | ОПИСАНИЕ |
Состояние RoHS | ROHS3 уступчивое |
Уровень чувствительности влаги (MSL) | 3 (168 часов) |
Состояние ДОСТИГАЕМОСТИ | ДОСТИГНИТЕ без изменений |
ECCN | 5A992C |
HTSUS | 8542.31.0001 |
Хотите узнать больше подробностей об этом продукте